作者:王彦
同济大学微电子中心特聘教授、博士生导师林正浩教授在该中心举行的一次活动中透露,由他率领的研发团队同法国原子能委员会研发的64位多核CPU将在今年7月份流片。该校报纸称,新的64位CPU“届时将在服务器、多媒体、通信、嵌入式设计等多领域得到广泛应用。”据称,该芯片将采用MIPS内核。
林正浩是在近日Cadence公司在该校举行的一场捐赠仪式上透露上述消息的。继去年接受了Mentor Graphic价值1.8亿美金的EDA工具之后,同济大学微电子中心近日又获得了Cadence公司的一套价值1.3亿美金的软件捐助。同济大学较早前从Cadence手中购得该公司的Incisive Palladium加速器/仿真器。
联想到去年Mentor Graphics的捐赠,此次活动有着异曲同工之妙:当时同济大学以“相当优惠的价格”从Mentor Graphics购得VStation硬件仿真器,随即获得了Mentor Graphics价值高昂的软件捐赠。不过,此次再从Cadence获得新的加速/仿真设备,似乎暗示Mentor的仿真器可能无法满足时间紧迫的64位多核CPU的研发工作。但是林正浩教授回避了这个问题,他表示:“两个工具各有侧重。”
同济大学是中国大陆第一家拥有Palladium硬件加速器的大学。Cadence公司提供的资料称,Palladium加速器/仿真器可应用于无线、网络和消费电子市场的复杂硬件、软件和全套系统的验证和确认。加上该公司的集成电路设计软件,Palladium加速器/仿真器将能大大节省验证时间,提高一次流片的成功率。目前中国大陆已有包括中兴通讯在内的多家客户拥有该款产品。而在获得Palladium硬件加速器和配套软件后,该校的IC设计软硬件设备将在全国院校中名列第一,与国际企业处于同等水平。
“早在上个世纪末上海就有了一条8英寸的晶圆生产线。”上海决策与咨询委员会委员江上舟表示,“尽管我们现在已经拥有8条这样的生产线,但是IC设计能力仍然不是很强。同国际水平差距还相当大。”他表示,此次捐赠将有助于推进本地区的IC设计的整体水平。
在过去的一年中,Cadence在中国的业务增长迅速。该公司亚太区总裁、总部副总裁居龙表示,目前Cadence在中国的客户数已经超过500家。“仅在去年就新增了50家新客户。”此外,他还表示,去年全球EDA行业增长6%,而Cadence的增长却达到12%,营收15亿美金。