赛灵思(Xilinx)公司日前宣布推出针对数字通信系统设计的System Generator for DSP v7.1开发软件和XtremeDSP Virtex-4 SX35开发套件。新的设计工具可使系统和DSP设计人员更容易地在赛灵思DSP器件中实现高采样速率或多信道信号处理设计,从而为从系统建模到硬件验证的整个开发过程提供了全面的工具和流程。
System Generator for DSP v7.1工具和XtremeDSP开发套件可一起用于设计和实现使用赛灵思公司最近推出的多种3G和4G基站无线算法(包括RACH、Searcher、HSDPA、DUC和DDC)的系统
“将Virtex-4 XtremeDSP开发套件与System Generator for DSP工具结合使用,设计人员可拥有一个开发和验证高性能数字通信DSP系统的极佳开发环境,”赛灵思公司DSP部营销总监David Squires说。“通过并行机制,我们的DSP器件提供了出众的高性能,因此是无线和其它数字通信应用信号处理路径中的理想协处理器。”
赛灵思Virtex-4 SX系列中的XtremeDSP逻辑片具备500MHz的吞吐能力。System Generator for DSP v7.1工具使设计人员可充分利用这一强大能力。与竞争的90nm FPGA产品相比,Virtex-4 SX FPGA的DSP性能提升达1.5倍,DSP功耗降低3倍,而单位美元的GMACs性能提升高达12倍。
这一集成化设计流程使没有或很少有HDL设计经验的设计人员可以在很高的设计抽象层次上工作,并且可以在数天(而不是数月)时间内实现从初始概念到硬件验证的整个过程。System Generator for DSP v7.1支持所有主流赛灵思DSP系列产品,包括最近发布的带有325MHz嵌入式18×18乘法器的Spartan-3E系列产品。该产品每10万门器件的起售价仅为2美元。
而新的XtremeDSP开发套件是赛灵思与FPGA计算解决方案厂商Nallatech共同开发的。它包括一个集成了多达192个XtremeDSP逻辑片的Virtex-4 SX35器件。每个逻辑片由一个18×18乘法器和一个48位加法器组成,并且可在每个时钟周期动态配置,从而提供了巨大的灵活性和优化能力。
独特的高带宽硬件协同仿真(hardware-in-the-loop co-simulation)功能允许设计人员将仿真速度提高几个量级,还可以同时在硬件中对设计进行验证。XtremeDSP开发套件包括一个模拟卡。卡上有一个双通道14位105MSPS A/D转换器和一个14位160MSPS D/A转换器。因此它对于软件无线电这样的高性能无线应用是一个理想的开发平台。
京公网安备 11011202001138号
