• IIANews微官网
    扫描二维码 进入微官网
    IIANews微信
    扫描二维码 关注微信
    移动客户端
  • English
2025全景工博会
工业连接

借助Cadence数字IC设计平台,芯原倒装片设计成功出带

  2006年02月06日  

Cadence设计系统有限公司日前宣布,ASIC设计代工厂商芯原股份(VeriSilicon)公司通过采用基于Cadence Encounter数字IC设计平台的自动化倒装片设计流程,实现了一个复杂、高速SoC倒装片的成功出带(tape-out)。这是VeriSilicon公司首次实现SoC的成功流片,并已投入量产。

借助SoC Encounter,VeriSilicon公司有效地降低了芯片的裸片尺寸,提高了性能,实现了时序优化,并取得了更好的电源集成度。这些优点为倒装片设计带来了很多好处,如在这个160万门的SoC设计中,共集成了6个频率为250 MHz的主时钟,而裸片尺寸仅为8.4×8.4mm2 。该芯片采用SMIC 0.15um LV(低压)1P7M制造工艺、BGA729倒装片封装。

“作为一家ASIC设计代工厂商,VeriSilicon公司一直致力于改善设计流程以更好地服务客户。倒装片SoC设计实现的最大问题是自动化的倒装片设计流程,如自动化的金属凸点分配和再分布线(RDL),”VeriSilicon公司设计方法学副总裁李念峰说,“Cadence SoC Encounter系统在我们的专用IO和VeriSilicon标准设计平台(SDP)上运行良好,它的先进功能有效地加速了我们的倒装片设计流程。”

Cadence SoC Encounter系统能够根据金属凸点的位置和分配来优化IO焊盘,或者根据焊盘的位置重新分配金属凸点,以及根据用户指定的约束和使用不同的布线宽度来实现自动化的再分布线。该系统还能自动将电源单元与金属凸点连接起来,并通过验证指令和自动化金属凸点布局来实现验证。Encounter QRC用于具有制造意识的寄生抽取,VoltageStorm?则用于电源分析。

最新视频
仿生蜜蜂×数字化方案同台,工厂数字化一键升级   
欧姆龙工件整体的温度均一化 | 独特算法和FB功能块使所有设置自动化,调节时间减少80%   
研祥智能
施耐德电气EAE
魏德米勒麒麟专题
魏德米勒
专题报道
《我们的回答》ABB电气客户故事
《我们的回答》ABB电气客户故事 ABB以电气问题解决专家之志,回答未来之问。讲述与中国用户携手开拓创新、引领行业发展、推动绿色转型的合作故事,共同谱写安全、智慧和可持续的电气化未来。
企业通讯
MovoTrak机器人第七轴赋能高效生产 节约生产成本——兼容ABB和优傲机器人
MovoTrak机器人第七轴赋能高效生产 节约生产成本——兼容ABB和优傲机器人

会议介绍: 1. 机器人第七轴的介绍 2. 机器人第七轴的优势和应用介绍 3. 第七轴所用直线模组介绍

AI读码前沿技术赋能锂电汽车行业自动化升级
AI读码前沿技术赋能锂电汽车行业自动化升级

本次会议聚焦AI读码技术在锂电汽车行业的创新应用,探讨如何通过AI赋能实现产线自动化、数据可视化及决策智能化。

在线会议
热门标签

社区