Cadence设计系统公司最近宣布,摩托罗拉公司使用Cadence Encounter数字IC设计平台成功地用90纳米硅片技术实现一无线基带芯片。摩托罗拉公司利用Cadence的First Encounter硅虚拟原型和NanoRoute纳米布线技术按计划完成了他们的设计。
摩托罗拉半导体无线和移动系统组芯片集成的负责人Bart Martinec说:“2003年,摩托罗拉公司在Austin的无线设计团队利用Cadence平台来设计90纳米基带处理器芯片。使用First Encounter平台,可以帮助我们快速判断一个特殊的芯片设计布局是否符合频率和芯片尺寸的设计目标。之后NanoRoute能够在完成芯片的设计,并且没有设计规则方面的问题。”
在纳米级别,片上系统的性能由芯片的布线的时序和噪声特性决定。Cadence IC应用系统提早考虑这些布线的影响,从一个硅虚拟原型开始,直至最终布线。通过在芯片实现的最初阶段产生一个设计的准确物理原型,设计师们可以大大提高他们整个设计过程中的可预测性。
京公网安备 11011202001138号
