新一代网络、存储、影音压缩、多媒体等产品已经开始在市场上崭露头角,这些产品设计都需要有一颗快速运行的核心处理器,以适应带宽和时钟速度对核心处理器的严格要求。由于市场上对“速度”的要求日益提高,智原科技推出时钟达500MHz的ARM兼容处理器内核,并将其开发的高速同步SRAM编译器一并集成在该架构中。
根据InStat/MDR的最新报告,所有ARM CPU的应用产值是30亿美元,占有50%以上的市场份额, 而且随着ARM 11新一代架构的推出,将会持续突显ARM在市场上的领导地位。 但是,智原科技设计架构负责人苏泓萌指出,有些应用并不需要像ARM11这么多的指令集 ,却需要非常高的时钟速度,所以智原科技此次推出的FA626内核是以ARMv4 ISA架构为基础,运用台联电0.13微米Fusion工艺,速度可达500MHz。“在所有的ARMv4 CPU中,FA626是速度最快的一组,”他说。
苏泓萌进一步解释说,新一代的SoC平台需要速度更快、带宽更大以及具备能处理多样化工作的弹性,而在应用方面,包括网络安全、路由技术、语音/视频多媒体,以及NAS、SAN和RAID存储技术等各方面都有相当大的需求。
因此,为了提高处理器在速度、带宽以及弹性方面的性能,FA626除了采用智原日前推出的速度至少可以达到800MHz的SRAM编译器外,也将管线设计从先前FA500系列的六段管线,提升为八段管线。此外,也包含4向32K的指令高速缓存以及数据高速缓存。
此外,他强调FA626的创新并不只限于CPU内核上,它还有更多的特性,可以增加它在应用领域的表现。例如在CPU─内存的子系统设计方面,FA626包含智原科技自行开发的协同处理器接口,可以依据实际的应用需求,搭配MPEG-4/H.264或网络安全等协同处理器,并与CPU核心做紧密的整合。
作者:勾淑婉
京公网安备 11011202001138号
