在ISSCC举办的一次晚间专题研讨会上,来自Sun、英特尔、AMD和富士通等公司的工程师探讨了数GHz速率下时钟处理器的功耗、编程和成本等问题。
IBM公司系统技术部经理Philip Emma声称其是高速时钟速度的“替罪羊”。他认为,从理论上来讲,如果要小心避免线长谐振,有可能获得高达60GHz的时钟速度,但功耗将非常惊人。
AMD技术专家Alisa Sherer表示,消费者的需求不可能与时钟速度的上升同步。这意味着市场费用将超过工程设计费用,以保证吸引消费者对快速时钟的PC发生兴趣。
多线程有可能数倍提升每一个时钟周期微处理器的的工作量,Sun Microsystems公司技术专家Marc Tremblay表示。原理上,一个256线程的机器有可能达到太位级时钟率,每一条线程运行一个GHz。
英特尔公司首席架构师Doug Carmean同意以上观点,他说,“如果线程发挥作用,所需的GHz就会低很多。”
“但没有人知道如何对超过两个线程的机器编程,”对此MIT的一位观众质疑道。而且编译器技术有可能跟不上多线程的要求,Sun的Tremblay承认。
没有人质疑是否有加工工艺能够支持数GHz处理器设计。Alisa Sherer提醒道,单个处理器设计内门扇出负载功能引起的功耗是一个限制因素。“我们可以做到10GHz,但5GHz时钟是一个更好的目标。”即使那样,处理器消耗的功率仍然可能有数百瓦,而几乎没有什么PC应用能支持这个指标。
京公网安备 11011202001138号
