提供低成本IC设计规则校验(DRC)工具的Tanner EDA公司,将推出其新型布局及验证产品线HiPer的首款产品HiPer Verify。新产品提供分层并兼容模拟及混合信号芯片代工的DRC。
Tanner EDA产品经理Williams表示,新的HiPer产品线比其现有的L-Edit产品性能高,但与那些大的EDA供应商的工具相比,该产品的成本节省十分可观。与L-Edit类似,HiPer产品基于视窗,面向全定制包含重要模拟或混合信号电路的芯片。
Williams指出,作为全芯片分层DRC产品,HiPer Verify有可能补充或潜在地取代诸如明导科技公司的Calibre或Cadence Design Systems的Dracula等产品。但他也承认,该产品没有面向数字ASIC。Tanner声称HiPer已成功运行了高达62万等效门的芯片。
客户能够将HiPer Verify用于较小型的芯片,以补充较昂贵的DRC程序。HiPer Verify提供“代工兼容”的DRC,使用户能直接从代工厂运行没有修改的Calibre或Dracula规则文件。这避免了手工创建DRC规则。
京公网安备 11011202001138号
