Cadence设计系统公司最近宣布,网际协议路由器供应商Procket Networks已经使用Cadence Encounter RTL Compiler综合工具推出了六个前端的网络芯片。每个网络处理器芯片包含2.5亿只晶体管,能够在可变速度超过400MHz的情况下运行。
据介绍,Procket选择在Encounter RTL Compiler实现标准化将之作为它选择的综合工具,这样可以提高它在片上系统设计中整个芯片的速度。Encounter RTL Compiler综合中使用的以布线为中心的设计方法,能够使Encounter数字IC平台针对更快速性能和面积及功耗减少的硅技术提供快速的解决方案。
Procket的副工程经理Jeff Purnell表示:“在我们项目的中期,我们能够把RTL Compiler集成到我们的六芯片生产环境中,这能满足我们计划日期的要求。因为更短的运行时间,更好的硅片质量和我们现有功能工具和设计方法的兼容性使这一切成为可能,”
Cadence表示,通过整个硅设计产业链,经由专用集成电路(ASIC)设计师,知识产权的出售者,像Procket的集成电路(IC)和全可编程VLSI设计师们的使用,说明Encounter RTL Compiler工具能够增加整个芯片的速度,减少设计的时间,并且帮助客户获得高质量的硅片。
据介绍,在纳米设计中,芯片的每一方面都由与互连相关的参数,设计规则和错误机制来支配。为了真正理解在130nm或130nm以下设计的物理特性,必须应用一个全新的,有意义的与速度,面积,功耗和测试相关的度量衡量标准。硅片质量就是新一代的测量布线后性能,面积和功率的度量衡量标准。
Cadence强调,Encounter RTL Compiler综合使用一套独特的立足于全局的综合技术,它致力于使芯片设计师在最少的时间里,花费最少的力气获得高质量的硅片。同时它仍然向下与传统的合成工具相兼容。
京公网安备 11011202001138号
